面向高性能计算的流VLIW编译技术研究

Computer Engineering & Science(2008)

引用 3|浏览16
暂无评分
摘要
本文基于斯坦福大学设计的KernelC编译器ISCD[1],针对64位流处理器体系结构,设计实现了其核心VLIW编译器,并针对高性能计算应用需求进行优化,实现了分布式寄存器负载均衡和指令自动合并技术。实验结果表明,该编译器能够很好地开发程序中的并行性,具有较高的效率。
更多
查看译文
关键词
register workload,VLIW,stream processor,compilation,operation combination
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要