一种高速TLB的设计与实现

Computer Engineering and Applications(2007)

引用 22|浏览4
暂无评分
摘要
为了加快微处理器中线性地址向物理地址转换的速度,提出了一种高速TLB结构。结构采用全定制的CAM阵列和SRAM阵列,并根据CAM和SRAM单元的输出特点设计了精巧的读出放大逻辑,有效提高了TLB的读出速度。经流片测试,表明设计正确可靠,能够保证地址转换延时在1ns左右。
更多
查看译文
关键词
CAM,Translate Look-aside Buffer(TLB),SRAM,address transition,replacement strategy
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要